De presentatie wordt gedownload. Even geduld aub

De presentatie wordt gedownload. Even geduld aub

Ben Bruidegom 1 Sequentiële schakelingen Toestand uitgang bepaald door:  ingangen;  vorige toestand uitgang.

Verwante presentaties


Presentatie over: "Ben Bruidegom 1 Sequentiële schakelingen Toestand uitgang bepaald door:  ingangen;  vorige toestand uitgang."— Transcript van de presentatie:

1 Ben Bruidegom 1 Sequentiële schakelingen Toestand uitgang bepaald door:  ingangen;  vorige toestand uitgang

2 Ben Bruidegom 2 Flipflops/latches Set-Reset latch D-latch D-flipflop JK-flipflop

3 Ben Bruidegom 3 NOR-poort vwZ 001 011 101 110

4 Ben Bruidegom 4 Set-Reset latch SetResetQNQToestand 00 01 10 11 1 0

5 Ben Bruidegom 5 Set-Reset latch SetResetQNQToestand 00 0101Reset 10 11 1 0 1 0

6 Ben Bruidegom 6 Set-Reset latch SetResetQNQToestand 00 0101Reset 10 11 1 0 1 0

7 Ben Bruidegom 7 Set-Reset latch SetResetQNQToestand 00 Q NQ Geheugen 0101Reset 10 11 1 0 1 0

8 Ben Bruidegom 8 Set-Reset latch SetResetQNQToestand 00 Q NQ Geheugen 0101Reset 10 11 0 1

9 Ben Bruidegom 9 Set-Reset latch SetResetQNQToestand 00 Q NQ Geheugen 0101Reset 1010Set 11 0 1 0 1

10 Ben Bruidegom 10 Set-Reset latch SetResetQNQToestand 00 Q NQ Geheugen 0101Reset 1010Set 11 0 0 1 0

11 Ben Bruidegom 11 Set-Reset latch SetResetQNQToestand 00 Q NQ Geheugen 0101Reset 1010Set 11 0 0

12 Ben Bruidegom 12 Set-Reset latch SetResetQNQToestand 00 Q NQ Geheugen 0101Reset 1010Set 1111Strijdig 1 1 1 1

13 Ben Bruidegom 13 Tabel Set-Reset latch SetResetQ vorig QNQFunctie 00001Geheugen 00110 01001Reset 01101 10010Set 10110 11011Ongewenst 11111

14 Ben Bruidegom 14 D-latch

15 Ben Bruidegom 15 EnableDataQNQToestand 0xQNQGeheugen 10 11 D-latch x 0 0 0

16 Ben Bruidegom 16 EnableDataQNQToestand 0xQNQGeheugen 1001Reset (Load 0) 11 D-latch 0 1 0 1 1

17 Ben Bruidegom 17 EnableDataQNQToestand 0xQNQGeheugen 1001Reset (Load 0) 11 10Set (Load 1) D-latch 1 1 1 0 0

18 Ben Bruidegom 18 Toestandsdiagram EnableDataQNQToestand 0xQNQGeheugen 1001Reset (Load 0) 11 10Set (Load 1) D-latch

19 Ben Bruidegom 19 0 1  0 -overgang neergaande klokflank ↓ 0  1 -overgang opgaande klokflank ↑ Figuur 5.10: Kloksignaal van de systeemklok 1

20 Ben Bruidegom 20 DnDn klokQnQn Q n+1 Functie 0↑00Load 0 0↑10 1↑01Load 1 1↑11 Tabel 5.4

21 Ben Bruidegom 21

22 Ben Bruidegom 22 JK-flipflop JnJn KnKn QnQn Q n+1 Mode of operation 00QnQn QnQn Memory 01QnQn 0Load 0 10QnQn 1Load 1 11QnQn Toggle Tabel 5.5: JK-flipflop

23 Ben Bruidegom 23 JnJn KnKn QnQn ABDQ n+1 00Q0QQQ 01Q 10Q 11Q Tabel 5.6

24 Ben Bruidegom 24

25 Ben Bruidegom 25

26 Ben Bruidegom 26

27 Ben Bruidegom 27 OW auto NZ auto Q current Q next Toestand licht oost-west route 0000Geen auto, licht blijft rood 0011Geen auto, licht blijft groen 0101NZ auto, licht wordt groen 0111NZ auto, licht blijft groen 1000OW auto, licht blijft rood 1010OW auto, licht wordt rood 11012 auto’s, licht wordt groen 11102 auto’s, licht wordt rood Tabel 5.7: Next State function voor een stoplicht

28 Ben Bruidegom 28

29 Ben Bruidegom 29

30 Ben Bruidegom 30

31 Ben Bruidegom 31

32 Ben Bruidegom 32

33 Ben Bruidegom 33

34 Ben Bruidegom 34

35 Ben Bruidegom 35

36 Ben Bruidegom 36 Set-Reset latch set reset 0 0

37 Ben Bruidegom 37 Set-Reset latch set reset 0 0 1 1

38 Ben Bruidegom 38 Set-Reset latch set reset 0 1

39 Ben Bruidegom 39 Set-Reset latch set reset 0 1 1 1 0

40 Ben Bruidegom 40 Set-Reset latch set reset 1 0 0 1 1

41 Ben Bruidegom 41 Set-Reset latch set reset 1 1

42 Ben Bruidegom 42 Set-Reset latch set reset 1 1

43 Ben Bruidegom 43 Set-Reset latch set reset 1 1 1

44 Ben Bruidegom 44 Set-Reset latch set reset 1 1 1 10

45 Ben Bruidegom 45 Set-Reset latch set reset 1 1 0 01

46 Ben Bruidegom 46 Set-Reset latch set reset 1 1 q q

47 Ben Bruidegom 47 set Set-Reset latch reset 1 1 q q

48 Ben Bruidegom 48 set D-latch reset

49 Ben Bruidegom 49 set D-latch reset 1 1 1 1 0 0

50 Ben Bruidegom 50 set D-latch reset 1 1 1 1 0 0 0 1

51 Ben Bruidegom 51 set D-latch reset 0 1 1 0

52 Ben Bruidegom 52 set D-latch reset 0 1 1 0 1 1 0 0

53 Ben Bruidegom 53 set D-latch reset x 0

54 Ben Bruidegom 54 set D-latch reset x 0 1 1

55 Ben Bruidegom 55 D-flipflop edge

56 Ben Bruidegom 56 Flank- of edgetriggered Kloksignaal time positive edgenegative edge level

57 57 Twee manieren van “triggeren” “level triggered”: latches “edge triggered”: flipflops

58 Ben Bruidegom 58 JK-flipflop CLOCK J K & & 11 1 1D C1 Q Q 1J 1K Q Q J K C1CLK D B A

59 Ben Bruidegom 59 JK-flipflop CLOCK J K & & 11 1 1D C1 Q Q 1J 1K Q Q J K C1CLK 0 0 q q B A D

60 Ben Bruidegom 60 JK-flipflop CLOCK J K & & 11 1 1D C1 Q Q 1J 1K Q Q J K C1CLK 0 0 q q 0 q q 1

61 Ben Bruidegom 61 JK-flipflop CLOCK J K & & 11 1 1D C1 Q Q 1J 1K Q Q J K C1CLK 1 1 q q ? ? ?

62 Ben Bruidegom 62 JK-flipflop CLOCK J K & & 11 1 1D C1 Q Q 1J 1K Q Q J K C1CLK 1 1 q q 0 q q

63 Ben Bruidegom 63 Frequentiedeler 1 1J 1K C1 Q 1 1 1J 1K C1 Q 1 1 1J 1K C1 Q 1 1 1J 1K C1 Q 1 CLOCK Q0Q0 Q1Q1 Q2Q2 Q3Q3 Q3Q3 Q2Q2 Q1Q1 Q0Q0

64 Ben Bruidegom 64 Pauze 13.30 uur vervolg college over: DRAM SRAM

65 Ben Bruidegom 65 Static RAM cell (SRAM)

66 Ben Bruidegom 66 Static RAM cell (SRAM) 5 Volt 0 Volt 5 V 1 k  1 M  5 Volt 0 Volt 0 V 1 k  1 

67 Ben Bruidegom 67 Static RAM cell (SRAM)

68 Ben Bruidegom 68 Dynamic RAM cell (DRAM) 10 -15 F

69 Ben Bruidegom 69 16 Megabit DRAM (4M *4)

70 Ben Bruidegom 70 Pin configuration 16 M-bit DRAM

71 Ben Bruidegom 71 512 * 512 *1* 8 262.144 * 8 bits  256 kByte DRAM

72 Ben Bruidegom 72 The Memory Hierarchy Edge triggered flipflops SRAM DRAM

73 Ben Bruidegom 73 Docent:  Ben Bruidegom  Studentassistent: Elephtera Hendriks Werkvorm: Studio Classroom Rooster voor vandaag:  Overzichtscollege van het vak  Practicum: Hoofdstuk 1 syllabus  13.00 – 13.30 Lunchpauze  College over talstelsels  Practicum: Hoofdstuk 2 syllabus t/m 2.5. Organisatie


Download ppt "Ben Bruidegom 1 Sequentiële schakelingen Toestand uitgang bepaald door:  ingangen;  vorige toestand uitgang."

Verwante presentaties


Ads door Google